太赫兹科学与电子信息学报, 2018, 16 (1): 170, 网络出版: 2018-07-24
FIR基于 FPGA的高并行度 DA结构
FPGA based high parallelism DA architecture for FIR
现场可编程门阵列 有限长单位冲击响应滤波器 分布式算法 (DA) 并行度 分块 Field Programmable GateArray(FPGA) Finite ImpulseResponse(FIR) DistributedArithmetic(DA) parallelism partition
知识挖掘
相关论文
2024年
2024年
2023年
2023年
2023年
2023年
2023年
2023年
2023年
本文相似领域研究进展,
知识服务
本文主要研究领域论文发表情况:
289篇
17篇
8篇
1篇
本文研究领域论文发表情况(统计图):
林跃杉, 林郁, 尹韬, 黄志洪, 杨海钢. FIR基于 FPGA的高并行度 DA结构[J]. 太赫兹科学与电子信息学报, 2018, 16(1): 170. LIN Yueshan, LIN Yu, YIN Tao, HUANG Zhihong, YANG Haigang. FPGA based high parallelism DA architecture for FIR[J]. Journal of terahertz science and electronic information technology, 2018, 16(1): 170.